Diseño e implementación de un receptor digital de radio

Por: Benenson Díaz, RodrigoColaborador(es): Silva Bijit, Leopoldo (Comisión de tesis) [, prof. guía] | González Valenzuela, Agustín (Comisión de tesis) [, prof. corref.] | UTFSM. Departamento de Electrónica (1994-)Tipo de material: TextoTextoDetalles de publicación: Valparaíso : UTFSM, 2004Descripción: 137 h. : ilTema(s): ELECTRÓNICA DIGITAL | PROCESAMIENTO DE SEÑALES -- TECNICAS DIGITALES | RADIODETECTORES | BC / MEM (memorias UTFSM con resúmenes)Clasificación CDD: M 621.381536 Nota de disertación: Tesis (Ing. Civil Electrónico)--Prof. guía : Leopoldo Silva B. ; prof. corref.: Agustín González Tema: [Resumen del autor]Tema: En este trabajo se exploran las posibilidades de emplear sistemas de lógica reconfigurable para realizar tareas de procesamiento digital de señales. En una primera parte se estudian los sistemas de lógica reconfigurable y las herramientas de software necesarios para implementar circuitos digitales en ellos. Se hace un estudio de los distintos lenguajes para la descripción de hardware modernos y se explora el uso de una nueva alternativa, basada en conceptos de programación funcional. Como caso ilustrador se estudian los módulos necesarios para realizar un demodulador digital de radio frecuencias. Se estudia cada componente desde una perspectiva teórica y de las posibles implementaciones realizables. A continuación se implementan estos módulos empleando un HDL constructivo funcional que permite realizar diseños flexibles y reutilizables. Las implementaciones son verificadas empleando un ambiente de simulación desarrollado para la ocasión y evaluadas a través de la síntesis para una FPGA. Los resultados de la síntesis permiten conocer la velocidad de ejecución y el uso de recursos de estas implementaciones. En el ultimo capítulo se describe un conjunto de circuitos diseñados para poder realizar tareas de procesamiento de señales analógicas empleando FPGAs. El trabajo realizado presenta una nueva alternativa de bajo costo para el desarrollo de sistemas no triviales en FPGA. Los módulos descritos y desarrollados ilustran la posibilidad de desarrollar soluciones avanzadas para problemas reales a través de esta tecnología alternativa. Palabras claves: FPGA, Hardware Description Language, Digital Down Converter.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
Valoración
    Valoración media: 0.0 (0 votos)
Existencias
Tipo de ítem Biblioteca actual Colección número de clasificación Copia número Estado Fecha de vencimiento Código de barras
Memorias Memorias Biblioteca Central
Memorias M 621.381536 B465 (Navegar estantería(Abre debajo)) 2 Disponible 3560900111722

CD Rom incluye tesis en formato PDF y presentación Microsoft Power Point y varios archivos

Tesis (Ing. Civil Electrónico)--Prof. guía : Leopoldo Silva B. ; prof. corref.: Agustín González

Incluye bibliografía

[Resumen del autor]

En este trabajo se exploran las posibilidades de emplear sistemas de lógica reconfigurable para realizar tareas de procesamiento digital de señales. En una primera parte se estudian los sistemas de lógica reconfigurable y las herramientas de software necesarios para implementar circuitos digitales en ellos. Se hace un estudio de los distintos lenguajes para la descripción de hardware modernos y se explora el uso de una nueva alternativa, basada en conceptos de programación funcional. Como caso ilustrador se estudian los módulos necesarios para realizar un demodulador digital de radio frecuencias. Se estudia cada componente desde una perspectiva teórica y de las posibles implementaciones realizables. A continuación se implementan estos módulos empleando un HDL constructivo funcional que permite realizar diseños flexibles y reutilizables. Las implementaciones son verificadas empleando un ambiente de simulación desarrollado para la ocasión y evaluadas a través de la síntesis para una FPGA. Los resultados de la síntesis permiten conocer la velocidad de ejecución y el uso de recursos de estas implementaciones. En el ultimo capítulo se describe un conjunto de circuitos diseñados para poder realizar tareas de procesamiento de señales analógicas empleando FPGAs. El trabajo realizado presenta una nueva alternativa de bajo costo para el desarrollo de sistemas no triviales en FPGA. Los módulos descritos y desarrollados ilustran la posibilidad de desarrollar soluciones avanzadas para problemas reales a través de esta tecnología alternativa. Palabras claves: FPGA, Hardware Description Language, Digital Down Converter.

2